

# Universidad de Granada

Grado en ingeniería de telecomunicaciones Electrónica analógica

Práctica 1. Polarización de transistores.

> Pedro Javier Belmonte Miñano Antonio Cantudo Gómez Grupo A2

Curso 2019-2020 03/04/2020

# Índice

|    | Pá                                          | gina |
|----|---------------------------------------------|------|
| 1. | Análisis teórico 1. Fundamento teórico      |      |
| 2. | imulación                                   | 3    |
| 3. | Conclusión                                  | 4    |
| Ír | ice de figuras                              |      |
|    | Circuito de polarización                    | 1    |
|    | Zonas de polarización de un MOSFET          | 2    |
|    | Captura del esquemático simulado en LtSpice | 4    |

#### Objetivo

Durante esta práctica simularemos y analizaremos de forma teórica la polarización DC de transistores MOSFET en el circuito de la figura 1.



Figura 1: Circuito de polarización

### 1. Análisis teórico

#### 1.1. Fundamento teórico

Esta práctica esta basada en los modelos teóricos que describen el comportamiento de un MOSFET de canal n. Estos modelos relacionan la corriente entre drenador y fuente del transistor,  $I_{DS}$ , con la tensión puerta fuente,  $V_{GS}$  y la tensión drenador fuente,  $V_{DS}$ .

De forma general, atendiendo a la curva  $V_{\rm DS}-I_{\rm DS}$ , un MOSFET se puede encontrar, en uno de tres estados de polarización posibles, estado de corte, de triodo o lineal, y de saturación. Cada uno de estos estados corresponde con una de las zonas de polarización de la curva, representada en la figura 2.

El transistor se encuentra en corte siempre que el voltaje puerta fuente,  $V_{\rm GS}$ , sea menor que un determinado valor llamado tensión umbral,  $V_{\rm T}$ . Se denomina zona de corte pues la corriente que atraviesa el MOSFET, bajo esta condición, es prácticamente nula.

La zona intermedia, a partir de la cual el MOSFET empieza a conducir, se denomina zona lineal. Decimos que un MOSFET está en estado de polarización lineal cuando se cumple  $V_{\rm DS} < V_{\rm GS} - V_{\rm T}$  y además la tensión puerta fuente es mayor que la tensión umbral. En este tramo la curva  $V_{\rm DS} - I_{\rm DS}$  se comporta de forma análoga a la curva  $\Delta V - I$  de un diodo si consideramos para el mismo el modelo lineal a tramos, por lo que se la conoce como zona lineal o de triodo.

La ultima zona de todas, la zona de saturación aparece cuando  $V_{\rm DS} \geq V_{\rm GS} - V_{\rm T}$ . En esta zona, de acuerdo con el modelo que vamos a usar, podemos aproximar el comportamiento del la curva como una recta de pendiente  $\frac{k_n}{2} \left( V_{\rm GS} - V_{\rm T} \right)^2 \lambda$  y de ordenada en el origen  $\frac{k_n}{2} \left( V_{\rm GS} - V_{\rm T} \right)^2$ . El punto donde esta recta corta al eje x se denomina tensión Early o  $V_{\rm A}$ . El hecho de que la recta tenga pendiente no nula es provocado por el efecto Early, un fenómeno que consiste en la reducción del grosor o longitud del canal de conducción formado en el MOSFET conforme aumenta la tensión drenador fuente,  $V_{\rm DS}$ . El aumento de la intesidad se debe a que la resistencia

del canal es directamente proporcional a la longitud del mismo, al disminuir su longitud, disminuye por tanto su resistencia y la intensidad a través del MOSFET aumenta de acuerdo con la ley de Ohm.

$$\begin{cases} I_{\rm DS} = 0, & \text{si } V_{\rm GS} < V_{\rm T}. \\ I_{\rm DS} = \frac{k_n}{2} \left( 2 \left( V_{\rm GS} - V_{\rm T} \right) V_{\rm DS} - V_{\rm DS}^2 \right), & \text{si } V_{\rm GS} \ge V_{\rm T} \text{ y } V_{\rm DS} \le V_{\rm GS} - V_{\rm T}. \\ I_{\rm DS} = \frac{k_n}{2} \left( V_{\rm GS} - V_{\rm T} \right)^2 (1 + \lambda V_{\rm DS}), & \text{si } V_{\rm GS} \ge V_{\rm T} \text{ y } V_{\rm GS} - V_{\rm T} < V_{\rm DS}. \end{cases}$$
(1)

Esta es la curva representada para los modelos estudiados en clase, sin embargo, para los transistores reales, estas ecuaciones, debido a las aproximaciones e idealizaciones supuestas para su cálculo, no se cumplen con exactitud. En particular, para la curva  $V_{\rm DS}-I_{\rm DS}$  los MOSFET reales alcanzan, para un cierto valor de  $V_{\rm DS}$  un máximo valor de  $I_{\rm DS}$  a partir del cual, aumentos de la tensión drenador fuente producen decrementos en la corriente  $I_{\rm DS}$ .



Figura 2: Zonas de polarización de un MOSFET

### 1.2. Cálculo teórico de la polarización.

Considerando nula la corriente de puerta en los MOSFETs, y usando las ecuaciones 1, procedemos a estudiar de forma teórica el circuito de la figura 1, primero obtendremos los valores de tensión y corriente de los terminales del transistor M1, para ello supondremos que trabaja en estado de saturación.

$$I_{1} = I_{2}$$

$$\frac{V_{1} - V_{G_{1}}}{R_{1}} = \frac{V_{G_{1}}}{R_{2}} \xrightarrow{R_{1} = R_{2}} V_{G_{1}} = \frac{V_{1}}{2} = 5 \text{ V}$$

$$I_{3} = I_{2}$$

$$\frac{V_{1} - V_{D_{1}}}{R_{3}} = \frac{K_{n}}{2} (V_{GS_{1}} - V_{T})^{2} \Longrightarrow V_{D_{1}} = V_{1} - \frac{K_{n}}{2} R_{3} (V_{G_{1}} - V_{S_{1}} - V_{T})^{2}$$

$$I_{4} = I_{D_{1}}$$

$$\frac{V_{S_{1}}}{R_{4}} = \frac{K_{n}}{2} (V_{GS_{1}} - V_{T})^{2} \Longrightarrow 12.1V_{S_{1}}^{2} - 77.23V_{S_{1}} + 120.03 = 0$$

Obtenemos dos valores de  $V_{S_1}$  y de  $V_{D_1}$ , que cumplen las condiciones de las zonas de satura-

ción, es decir,  $V_{\rm GS} \ge V_{\rm T}$  y  $V_{\rm DS} \ge V_{\rm GS} - V_{\rm T}$ .

$$V_{S_1} = \begin{cases} 3.71 \text{ V} \\ 2.68 \text{ V}\checkmark \end{cases} \implies V_{D_1} = \begin{cases} 2.01 \text{ V} \\ 4.22 \text{ V}\checkmark \end{cases}$$

$$I_{D_1} = 1.23 \text{ mA}$$

$$\begin{cases} V_{\rm GS} &= 2.32 \,\mathrm{V} \ge 1.85 \,\mathrm{V} = V_{\rm T} \\ V_{\rm DS} &= 1.54 \,\mathrm{V} \ge 2.32 \,\mathrm{V} - 1.85 \,\mathrm{V} = V_{\rm GS} - V_{\rm T} \end{cases}$$

De forma análoga realizaremos los cálculos para el transistor M2. Obteniendo dos valores de tensión,  $V_{\rm S_2}$  y  $V_{\rm D2}$  que cumplen las condiciones de saturación.

$$I_{\rm S} = I_{\rm D_2}$$
 
$$\frac{V_1 - V_{\rm D_2}}{R_5} = \frac{K_n}{2} (V_{\rm GS_2} - V_{\rm T})^2 \Longrightarrow V_{\rm D_2} = V_1 - \frac{K_n}{2} R_3 (V_{\rm G_2} - V_{\rm S_2} - V_{\rm T})^2$$
 
$$I_6 = I_{\rm D_2}$$
 
$$\frac{V_{\rm S_2}}{R_6} = \frac{K_n}{2} (V_{\rm GS_2} - V_{\rm T})^2 \Longrightarrow 5.5 V_{\rm S_2}^2 - 10.17 V_{\rm S_2} + 3.83 = 0$$
 
$$V_{\rm S_2} = \begin{cases} 1.32 \, {\rm V} \\ 0.53 \, {\rm V} \checkmark \end{cases} \Longrightarrow V_{\rm D_2} = \begin{cases} 9.56 \, {\rm V} \\ 9.83 \, {\rm V} \checkmark \end{cases}$$
 
$$I_{\rm D_2} = 0.53 \, {\rm mA}$$
 
$$\begin{cases} V_{\rm GS} = 2.15 \, {\rm V} \ge 1.85 \, {\rm V} = V_{\rm T} \\ V_{\rm DS} = 9.30 \, {\rm V} \ge 2.15 \, {\rm V} - 1.85 \, {\rm V} = V_{\rm GS} - V_{\rm T} \end{cases}$$

Como vemos los dos transistores trabajan en modo de saturación. A continuación se muestran los resultados finales:

Cuadro 1: Resultados obtenidos en el análisis teórico

|                      | $M_1$ | $M_2$ |
|----------------------|-------|-------|
| $V_{\rm G}({ m V})$  | 5,00  | 2.68  |
| $V_{ m D}({ m V})$   | 4.22  | 9.83  |
| $V_{ m S}({ m V})$   | 2.68  | 0.53  |
| $I_{ m DS}({ m mA})$ | 1.22  | 0.53  |

## 2. Simulación

Hemos simulado el comportamiento del circuito mediante el software LtSpice. En la figura 3 podemos observar una captura del esquemático simulado. Hemos considerado, puesto que no conocemos ni hemos podido obtener experimentalmente el valor de la tensión Early, despreciable el efecto Early, estableciendo a cero el parámetro lambda,  $\lambda$ , del transistor NMOS en Spice. Además de  $\lambda$  hemos configurado la tensión umbral,  $V_T$  y el parámetro de transconductancia,  $k_n$ . Puesto que únicamente queremos estudiar el comportamiento del circuito en DC y para un único valor de la fuente de voltaje, hemos simulado el circuito en modo *Operating point*, a fin de obtener las corrientes y tensiones en cada nudo y malla del mismo.



Figura 3: Captura del esquemático simulado en LtSpice

Los resultados obtenidos de la simulación se recogen en la siguiente tabla.

Cuadro 2: Resultados de la simulación en LtSpice

|                      | $M_1$ | $M_2$  |
|----------------------|-------|--------|
| $V_{\rm G}({ m V})$  | 5     | 2.67   |
| $V_{ m D}({ m V})$   | 4.28  | 9.83   |
| $V_{ m S}({ m V})$   | 2.68  | 0.5215 |
| $I_{ m DS}({ m mA})$ | 1.21  | 0.52   |

Como podemos comprobar los resultados de la simulación se corresponden de forma casi exacta con los obtenidos en el análisis teórico, cuadro 1, por lo que podemos concluir que los cálculos realizados son correctos y ambos transistores se encuentran polarizados en saturación.

## 3. Conclusión

Hemos comprobado que los dos transistores se encontraban en régimen de saturación y que el modelado simplificado del transistor MOSFET estudiado en clase se aproxima bastante bien a los modelos complejos implementados en el software LtSpice para este tipo de circuitos.